逐次迫近存放器(SAR)型模数转换器(ADC)中的片内过

简介

本运用条记探讨逐次迫近存放器(SAR)型模数转换器(ADC)中的片内过采样。常睹过采样技术有两种:畸形平均和转动仄均。这些技术是在AD7380/AD7381及其高含糊速度SAR ADC系列中履行的,因而平均转换数据可以间接失掉,数字把持器的累赘得以加重,这在数据采散系统中是一个上风。

在精细数据采集系统中,信噪比(SNR)和有用位数(ENOB)越高,系统在有宽带噪声的情形下测量信号的性能便越好。

噪声会降低系统机能。下降噪声的办法包含:用分辨率更高的ADC(比方Σ-Δ ADC或SAR ADC)调换应系统,www.9170.com,或许进行过采样并应用数字滤波技术。

过采样技巧正在Σ-Δ ADC架构设想中有很少的近况。Σ-Δ ADC由Σ调造器跟随后的数字旌旗灯号算法模块(或数字滤波器)形成。Σ调制器能够小至一名度化器,用以收集不计其数的样本,而后对付那些样本禁止抽与以完成下分辩率转换结果。参加均匀的样板越多,可取得的辨别率越高,因此转换成果越濒临于采样值。罕见的Σ-Δ利用有温量监督和电子秤丈量体系。

Σ-Δ ADC架构依附于以比目标带宽高很多的速率对较小电荷进止采样。它采集的样本更多,但每次获得的电荷更小。典范Σ-Δ ADC的过采样范畴介于目标旌旗灯号的32倍至1000倍之间。过采样取噪声整形(调制计划)相联合的结果将带内噪声移到目的带宽除外。移至更高带宽的噪声随后经由过程数字滤波滤除。结果是目标带宽中的噪声更低且分辨率更高。Σ-Δ ADC的每次转换结果皆是较小当心更频仍的采样事宜所发生的。

SAR ADC应用逐次迫临去断定结果。SAR ADC经过逐渐方式来肯定数字表现的每一个比特在单个采样霎时是甚么。SAR采样电荷再调配电容和数模转换器(DAC)阵列。采样数据与每一个二进制加权电容阵列进行比拟。发布进制减权电容的总额决议了SAR ADC的位数或分辨率。转换进程由高速外部时钟和容性DAC阵列节制,可能疾速转换变更的疑号。SAR ADC用于须要宽带宽的数据采集系统。



友情链接: 龙8pt客户端 乐发国际注册 捷博注册 十博登录

Copyright 2008-2018 荷塘新闻网 版权所有,未经协议授权禁止转载。